本書有DRM加密保護,需使用HyRead閱讀軟體開啟
  • 數位邏輯設計
  • 點閱:1170
    224人已收藏
  • 作者: 蔡昌隆著
  • 出版社:博碩文化
  • 出版年:2012
  • ISBN:9789862015391
  • 格式:PDF
租期14天 今日租書可閱讀至2024-09-24

一般的數位系統或數位設計的教科書,其內容多半深淺不一,有鑑於此,本書作者除了以淺顯易懂的文字來陳述基礎概念之外,也輔以大量的圖表來表達出真正的意涵,讓有興趣的讀者可以自我閱讀,輕鬆地掌握數位邏輯的原理,善用它去實現、設計所需之數位系統。

章節架構分明,重點清楚羅列,有助於讀者明瞭各章節的學習方向。
完整說明布林函式、卡諾圖、直值表與邏輯電路圖等相互之間的轉換。
清晰的步驟陳述與邏輯電路圖表呈現,有助讀者掌握實際邏輯設計過程。
涵蓋VHDL硬體描述語言,有利讀者結合產業實作需求。
提供豐富例題,除有利讀者瞭解章節之運算重點,並可作為研究所考試之計算練習參考,以驗證學習成效。

蔡昌隆

現任職於中國文化大學資訊工程學系助理教授,主要受課科目為:計算機組織、計算機結構、類神經網路、無線網路、專家系統、多媒體資料庫應用、通訊原理及應用電子學等課程。

學歷:

國立中央大學電機工程博士。美國南加州大學(USC)電機碩士。
經歷:萬能科技大學資工系助理教授。 龍華科技大學資訊網工系及資訊管理系兼任講師。台北科技大學電機工程系兼任助理教授。
專長:計算機結構。數位邏輯。資訊安全。遙測衛星影像處理。密碼學。衛星通訊。

  • 第1章 數位系統概論(第1-1頁)
    • 1-1 數位概念(第1-2頁)
    • 1-2 二進制數(第1-2頁)
    • 1-3 進位轉換(第1-7頁)
    • 1-4 補數(第1-12頁)
    • 1-5 二進制編碼(第1-19頁)
  • 第2章 布林代數邏輯計算(第2-1頁)
    • 2-1 布林代數的基本定義(第2-2頁)
    • 2-2 布林代數的公理與定義(第2-3頁)
    • 2-3 布林代數的基本定理與特性(第2-5頁)
    • 2-4 數位基本邏輯閘(第2-8頁)
    • 2-5 布林函式(第2-15頁)
    • 2-6 正規型式與標準型式(第2-18頁)
    • 2-7 布林代數化簡(第2-21頁)
  • 第3章 邏輯閘階層最小化(第3-1頁)
    • 3-1 邏輯閘階層最小化(第3-2頁)
    • 3-2 卡諾圖化簡法(第3-2頁)
    • 3-3 和項之積(POS)的化簡(第3-21頁)
    • 3-4 不理會條件(第3-25頁)
    • 3-5 二階和多階電路(第3-27頁)
  • 第4章 組合邏輯(第4-1頁)
    • 4-1 組合邏輯電路(第4-2頁)
    • 4-2 組合電路分析和設計(第4-3頁)
    • 4-3 二進位加法與減法器設計(第4-11頁)
    • 4-4 乘法器設計(第4-23頁)
    • 4-5 同位元檢查與比較器(第4-25頁)
    • 4-6 編碼器與解碼器(第4-32頁)
    • 4-7 多工器與解多工器(第4-43頁)
  • 第5章 序向邏輯(第5-1頁)
    • 5-1 序向電路(第5-2頁)
    • 5-2 閂鎖器(第5-4頁)
    • 5-3 正反器(第5-8頁)
    • 5-4 序向電路之設計分析(第5-15頁)
    • 5-5 狀態化簡與狀態指定(第5-27頁)
    • 5-6 序向邏輯電路設計程序(第5-31頁)
  • 第6章 計數器設計(第6-1頁)
    • 6-1 計數器概念(第6-2頁)
    • 6-2 漣波計數器(第6-2頁)
    • 6-3 同步計數器(第6-10頁)
    • 6-4 其他類型之計數器(第6-21頁)
    • 6-5 時脈設計(第6-31頁)
    • 6-6 七節顯示器(第6-34頁)
  • 第7章 暫存器與記憶體(第7-1頁)
    • 7-1 暫存器(第7-2頁)
    • 7-2 移位暫存器(第7-5頁)
    • 7-3 暫存器資料移轉(第7-14頁)
    • 7-4 環型計數器(第7-23頁)
    • 7-5 記憶體(第7-27頁)
  • 第8章 可規畫邏輯陣列(第8-1頁)
    • 8-1 隨機存取記憶體(第8-2頁)
    • 8-2 唯讀記憶體(第8-11頁)
    • 8-3 可規劃邏輯陣列(第8-26頁)
    • 8-4 可規劃陣列邏輯(第8-34頁)
    • 8-5 序向可規劃裝置(第8-39頁)
  • 第9章 非同步序向邏輯(第9-1頁)
    • 9-1 非同步序向邏輯概念(第9-2頁)
    • 9-2 非同步序向邏輯電路之分析(第9-3頁)
    • 9-3 閂鎖電路(第9-14頁)
    • 9-4 設計流程(第9-22頁)
    • 9-5 狀態與流程表化簡(第9-32頁)
    • 9-6 無競跑狀態指定(第9-39頁)
  • 第10章 VHDL硬體描述語言(第10-1頁)
    • 10-1 VHDL 硬體描述語言簡介(第10-2頁)
    • 10-2 Verilog HDL(第10-3頁)
    • 10-3 IEEE VHDL(第10-26頁)
    • 10-4 AHDL(第10-53頁)
  • 第11章 暫存器轉換層與演算法狀態機(第11-1頁)
    • 11-1 暫存器轉送層的概念(第11-2頁)
    • 11-2 暫存器轉送層硬體描述語言(第11-6頁)
    • 11-3 邏輯合成(第11-10頁)
    • 11-4 演算法狀態機圖(第11-13頁)
    • 11-5 暫存器轉換層描述(第11-25頁)
    • 11-6 無競跑和無閂鎖設計(第11-33頁)
  • 第12章 嵌入式系統(第121頁)
    • 12-1 嵌入式微處理器(第122頁)
    • 12-2 單晶片與超大型積體電路(第126頁)
    • 12-3 可程式化邏輯程式設計(第1223頁)
    • 12-4 嵌入式系統的應用(第1240頁)
紙本書 NT$ 520
單本電子書
NT$ 364

點數租閱 20點
租期14天
今日租書可閱讀至2024-09-24
還沒安裝 HyRead 3 嗎?馬上免費安裝~
QR Code